优选专业
职位描述
工作內容
1.參與晶片後端設計各方面工作,包括FloorPlan、電源分配、時序優化、佈局佈線等2.完成Documentation;3.解決設計和流程問題;4.協同前端設計工程師工作,完成low power定義、SDC編寫、synthesis、LEC等工作。
崗位要求
1.電子、電腦、微電子等相關理工科專業,本科、碩士或博士學歷;2.碩士3年以上(本科5年以上)的IC後端設計工作經驗,如FloorPlan、電源分配、時序優化等;3.熟悉後端設計流程:PnR、CTS、STA、PV(DRV/LVS), LEC, Spyglass;4.對RISC-V指令集、CPU體系架構、記憶體分級體系有所瞭解將優先考慮;5.英文聽說讀寫能力熟練;6.優秀的學習能力、責任心和團隊協作能力。
1.參與晶片後端設計各方面工作,包括FloorPlan、電源分配、時序優化、佈局佈線等2.完成Documentation;3.解決設計和流程問題;4.協同前端設計工程師工作,完成low power定義、SDC編寫、synthesis、LEC等工作。
崗位要求
1.電子、電腦、微電子等相關理工科專業,本科、碩士或博士學歷;2.碩士3年以上(本科5年以上)的IC後端設計工作經驗,如FloorPlan、電源分配、時序優化等;3.熟悉後端設計流程:PnR、CTS、STA、PV(DRV/LVS), LEC, Spyglass;4.對RISC-V指令集、CPU體系架構、記憶體分級體系有所瞭解將優先考慮;5.英文聽說讀寫能力熟練;6.優秀的學習能力、責任心和團隊協作能力。
工作地点

深圳南山区
公司简介
睿思芯科公司起源於美國矽谷,公司創始人譚章熹畢業於清華大學,並獲得UC Berkeley博士學位,師從David Patterson教授,參與了RISC-V指令集研發、流片、改版、定標的大量工作,深得RISC-V技術精髓。 David Patterson教授是美國科學院、工程院、藝術與科學學院三院院士、2017年圖靈獎獲得者,同時也是睿思芯科的顧問之一。
睿思芯科致力於開發基於RISC-V技術的SoC,應用於IoT、感測器融合和AI加速領域。我們的願景,是將AI技術的強大功能引入低功耗應用場景,為下一代IoT器件和AI應用的發展注入動力。
睿思芯科已進行了包括基於RISC-V的AI SoC在內的數次成功流片,在國內擁有IP付費用戶,並與國內知名大型企業展開了深度合作。
睿思芯科致力於開發基於RISC-V技術的SoC,應用於IoT、感測器融合和AI加速領域。我們的願景,是將AI技術的強大功能引入低功耗應用場景,為下一代IoT器件和AI應用的發展注入動力。
睿思芯科已進行了包括基於RISC-V的AI SoC在內的數次成功流片,在國內擁有IP付費用戶,並與國內知名大型企業展開了深度合作。
VIP·学生版
会员6大特权,免费使用

简历置顶
免费

简历模版
免费

职业测评
免费

简历刷新
自动刷新

体验课程
免费

尊贵身份标识
免费
立即开通

智联安全提示
立即举报
用人单位若存在以下违法行为,请您提高警惕,立刻报警或者向平台举报: 1.强迫或者要求您投资入股、购买虚拟货币(如比特币)、转账、汇款等 2.要求您提供担保人、担保金或者以其他名义向您收取财物 3.以招聘名义向您牟取任何不正当利益(财产权益、人身权益) 4.扣押您的身份证件或者其他证件 5.要求您添加微信、QQ进行转账、汇款 6.其他损害您合法权益的行为等

前海管理局